由于操作过于频繁,请点击下方按钮进行验证!

FLIR借助MATLAB的HDL代码自动生成技术加速热成像FPGA的开发

  2012年9月6日,MathWorks 宣布,FLIR Systems通过使用MATLAB和HDL Coder,将热成像FPGA 开发过程中从概念的形成到构建可在现场测试的原型的时间缩短了60%。通过使用MATLAB来设计、仿真和评估算法,并使用HDL Coder在FPGA 上快速实现最佳算法,FLIR成功加快了开发进程,仅用数小时便强化原有功能并将代码重新用于原型设计和生产,而不必耗费数周的时间。
  借助MATLAB和HDL Coder,FLIR的算法工程师可以自行生成FPGA原型,无需为可能并不完全了解相应算法的硬件工程师提供书面说明文档。这种新的热成像算法开发工作流程还可消除将算法手动转换成 HDL的过程中容易出错的步骤,使开发人员有更多的时间来更多地尝试设计迭代。这样,FLIR 算法工程师就能够探索各种不同的设计方案,从而对最终原型充满信心,并将代码重新用于生产。
  FLIR Systems的图像处理技术经理 Nicholas Hogasten 表示:“借助 MATLAB和HDL Coder,我们能够更快地对市场需求做出响应。现在我们之所以能够坦然应对各种变局,原因在于我们可在数周内将新的创意引入具有实时性能的硬件原型上。工程设计过程有了更多乐趣,工作满意度和客户满意度也因此得到提升。”
  MathWorks的HDL技术市场经理Sudhir Sharma指出:“为了快速准确地开发FPGA,算法工程师们需要一个有利的环境来促成从理念到实现的迭代设计过程。现在,借助HDL Coder,算法工程师们只需遵循由按钮构成的工作流程,即可在 FPGA 上对其MATLAB 和Simulink算法进行原型设计和验证。”


声明:本网站所收集的部分公开资料来源于互联网,转载的目的在于传递更多信息及用于网络分享,并不代表本站赞同其观点和对其真实性负责,也不构成任何其他建议。本站部分作品是由网友自主投稿和发布、编辑整理上传,对此类作品本站仅提供交流平台,不为其版权负责。如果您发现网站上所用视频、图片、文字如涉及作品版权问题,请第一时间告知,我们将根据您提供的证明材料确认版权并按国家标准支付稿酬或立即删除内容,以保证您的权益!联系电话:010-58612588 或 Email:editor@mmsonline.com.cn。

网友评论 匿名:

分享到