| |
Post-layout分析应对纳米设计挑战 [2003-05-12] |
|
| 在当今竞争日益激烈的国际市场,设计高端IC面临着前所未有的压力:既要能够发布一次投片成功的设计,又要面临十分严酷的既定日程。虽然工艺技术快速发展到130纳米甚至更小,但设计者们却发现他们面临的设计挑战严重影响他们成功发布一次投片成功的设计。在纳米尺寸,微妙的电...
[阅读全文]
|
| |
 |
| |
什么样的处理器会引领嵌入式行业的未来? [2003-05-12] |
|
| 尽管高科技市场的发展起伏不定,但是嵌入式行业却一直持续强劲地发展,在复杂性、有用和高效等方面都达到了一个前所未有的高度。随着嵌入式应用领域的日益扩展,如:手机、磁盘驱动器、PDA、网络交换机、打印机等等,要定义“嵌入式”这个概念本身正变得越来越困难。不过有一...
[阅读全文]
|
| |
 |
| |
基于低噪音单芯片高频分频器的PLL设计 [2003-04-26] |
|
| 小卫星通信系统(VSAT)可为边远地区的家庭和商业用户提供可靠的、具有成本效应的宽带数据和其它业务,因而拥有巨大的潜在需求,它的设计中需要一个稳定的低噪音高频信号源,本文对此问题进行讨论,并给出一个基于单芯片高频分频器的PLL设计方案。
VSAT是一种小卫星通信系统...
[阅读全文]
|
| |
 |
| |
利用示波器分析CDMA射频无线信号 [2003-04-26] |
|
| 由于实时示波器技术的迅速发展,现在可以利用示波器来捕获并分析全波段超高频RF信号,实时示波器提供的独特先进分析能力是传统CDMA和其它无线技术频域设备无法完成的。 像图1所显示的屏幕显示功能在以前就无法实现,八个窗口用不同的放大倍率显示同一个实时无线CDMA信号。...
[阅读全文]
|
| |
 |
| |
在数据采集系统中选取适当采样频率去除混叠信号 [2003-04-26] |
|
| 在设计数据采集系统时,一项重要的任务是选择A/D转换器的采样频率。根据大家熟悉的采样理论,采样频率至少应该为输入信号带宽的两倍,但仅考虑采样频率还不够,因为有用信号中往往还含有大量混叠信号需要滤除,否则会得到不正确的结果。本文介绍在数据采集中如何选取适当的频...
[阅读全文]
|
| |
 |
| |
深亚微米ASIC设计中降低串扰的四种方法 [2003-04-26] |
|
| 串扰感应噪音将成为深亚微米芯片设计中的主要挑战,而过去的一些CAD工具并不能有效地消除所有串扰受害节点。本文介绍如何结合时序窗、信号分割及噪音滤波器等,减少受串扰毛刺破坏的节点,并通过插入缓冲器、改变连线间距、对连线进行屏蔽和改变门电路尺寸等方法将串扰破坏...
[阅读全文]
|
| |
 |
| |
用于无线手持设备设计的SDR技术 [2003-04-26] |
|
| 随着移动通信技术的飞速发展,新标准和新业务的推出越来越快,传统的设计开发平台已经无法满足设计的需要。本文介绍的具备自动DSP操作功能的高级编译器,为广大无线手持设备设计工程师提供了一个可针对DSP操作进行优化的高性能、可扩展的软件无线电(SDR)设计平台。
怎样...
[阅读全文]
|
| |
 |
| |
先进的MEMS器件设计技术为全光网络鸣锣开道 [2003-04-26] |
|
| 先进的MEMS将促进全光网络的广泛应用,从而促使应用工程师关注MEMS光器件的结构、最佳控制、测试和封装等问题,本文对2维和3维MEMS光器件进行了比较分析,说明如何设计和制造这样的器件才能降低成本,从而满足未来全光网发展的需要。
全光通信的兴起在很大程度上得益于一...
[阅读全文]
|
| |
 |
| |
用示波器测量确定性抖动 [2003-04-26] |
|
| 为抖动测量而设计的专用测试设备各种各样,但价格都非常高,而且对某些应用来说太过专业而不适用。其实利用普通数字采样示波器,设计人员也能准确快速地进行确定性抖动测量,成本比所预计的要低很多。本文介绍针对较短的测试序列如何用示波器进行抖动测量。
准确的抖动测...
[阅读全文]
|
| |
 |
| |
高速PCB设计的布局布线优化方法 [2003-04-26] |
|
| 随着半导体工艺的发展,器件的工作频率越来越高,使得高速PCB的设计成为产品设计中的一个重要环节,而高速PCB设计所面临的过冲、下冲、振铃、延迟和单调性等信号完整性问题,将成为传统设计的一个瓶颈,设计人员仅仅凭经验将越来越难设计出完整的解决方案,因此设计人员只有借...
[阅读全文]
|
| |
 |
| 共 261143 条 计 26115 页 当前显示第 260511-260520 条
9
7
3
26051
26052
26053
26054
26055
26056
26057
26058
26059
26060
4
8
:
|
| |